出版時間:1985-9 出版社:高等教育出版社 作者:余孟嘗/國別:中國大陸 頁數(shù):446 字數(shù):540000
Tag標簽:無
內容概要
本書前一版以通俗易懂、便于自學的特點廣受全國高校師生歡迎,是“ 電子技術基礎課程”比較有影響的教材之一。與上一版相比,本次修訂主要有以下變化:1.進一步刪減比較陳舊和繁瑣的內容,例如器件內部工作原理的介紹、部分基本分析設計方法舉例等。2.引入EDA技術,并溶入到有關章節(jié)中。3.加強理論聯(lián)系實際,例如典型器件應用舉例及器件選用等?! ∪珪鴥热莨灿?章,分別是邏輯代數(shù)與EDA技術的基礎知識、門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖產生與整形電路、數(shù)模與模數(shù)轉換電路。 本書簡明扼要,深入淺出,便于自學,可作為高校電氣信息類及相關專業(yè)“數(shù)字電子技術”課程教材,也可供從事電子技術工作的工程技術人員參考。
書籍目錄
第1章 邏輯代數(shù)與EDA技術的基礎知識 內容提要 概述 1.1 邏輯代數(shù)的基本概念、公式和定理 1.2 邏輯函數(shù)的化簡方法 1.3 邏輯函數(shù)的表示方法及其相互之間的轉換 1.4 EDA技術的基礎知識 本章小結 自我檢查題 思考題與習題第2章 門電路 內容提要 概述 2.1 半導體二極管、三極管和MOS管的開關特性 2.2 分立元器件門電路 2.3 CMOS集成門電路 2.4 TTL集成門電路 2.5 門電路的VHDL描述及其仿真 本章小結 自我檢查題 思考題與習題第3章 組合邏輯電路 內容提要 概述 3.1 組合電路的基本分析方法和設計方法 3.2 加法器和數(shù)值比較器 3.3 編碼器和譯碼器 3.4 數(shù)據(jù)選擇器和分配器 3.5 用中規(guī)模集成電路實現(xiàn)組合邏輯函數(shù) 3.6 只讀存儲器 3.7 組合電路中的競爭冒險 3.8 組合邏輯電路的VHDL描述及其仿真 本章小結 自我檢查題 思考題與習題第4章 觸發(fā)器第5章 時序邏輯電路第6章 脈沖產生與整形電路第7章 數(shù)模與模數(shù)轉換電路參考文獻
章節(jié)摘錄
2.數(shù)字電路中的計數(shù)器 在數(shù)字電路中,把記憶輸入CP脈沖個數(shù)的操作叫做計數(shù),能實現(xiàn)計數(shù)操作的電子電路稱為計數(shù)器。它的主要特點是: ?、僖话愕卣f,這種計數(shù)器除了輸入計數(shù)脈沖CP信號之外,很少有另外的輸入信號,其輸出通常也都是函數(shù),是一種Moore型的時序電路,而輸入計數(shù)脈沖CP是當作觸發(fā)器的時鐘信號對待的?! 、趶碾娐方M成看,其主要組成單元是時鐘觸發(fā)器?! ∮嫈?shù)器應用十分廣泛,從各種各樣的小型數(shù)字儀表,到大型電子數(shù)字計算機,幾乎是無所不在,是任何數(shù)字儀表乃至數(shù)字系統(tǒng)中不可缺少的組成部分。二、計數(shù)器的分類1.按數(shù)的進制分(1)二進制計數(shù)器當輸入計數(shù)脈沖到來時,按二進制數(shù)規(guī)律進行計數(shù)的電路都叫做二進制計數(shù)器?! 。?)十進制計數(shù)器 按十進制數(shù)規(guī)律進行計數(shù)的電路稱為十進制計數(shù)器?! 。?)Ⅳ進制計數(shù)器 除了二進制和十進制計數(shù)器之外的其他進制的計數(shù)器,都叫做Ⅳ進制計數(shù)器。例如,Ⅳ=12時的十二進制計數(shù)器,Ⅳ=60時的六十進制計數(shù)器等?! ?.按計數(shù)時是遞增還是遞減分 ?。?)加法計數(shù)器 當輸入計數(shù)脈沖到來時,按遞增規(guī)律進行計數(shù)的電路叫做加法計數(shù)器。 ?。?)減法計數(shù)器 當輸入計數(shù)脈沖到來時,進行遞減計數(shù)的電路稱為減法計數(shù)器。 ?。?)可逆計數(shù)器 在加減信號的控制下,既可進行遞增計數(shù),也可進行遞減計數(shù)的電路叫做可逆計數(shù)器?! ?/pre>圖書封面
圖書標簽Tags
無評論、評分、閱讀與下載